当前位置:首页 > 领德电路 > 新闻中心 > 正文
More>>领德电路
More>>公司简介
More>>组织构架
More>>企业文化
More>>新闻中心
联系我们
服务热线:400-876-8889
传真号码:0755-89310005
sales@leadpcb.com
我们领德
新闻中心News Center

PCB电路板的EMI设计规范步骤

作者:领德辉科技来源:领德辉科技浏览:64时间:2016-09-01 16:49:27

有经验的电源开发者都知道,在PCB设计过程中便对EMI进行抑制,便能够在最大程度上在最后的过程中为EMI抑制的设计节省非常多的时间。本文将为大家讲解PCB当中EMI设计中的规范步骤,感兴趣的朋友快来看一看吧。

IC的电源处理

保证每个IC的电源PIN都有一个0.1UF的去耦电容,对于BGACHIP,要求在BGA的四角分别有0.1UF、0.01UF的电容共8个。对走线的电源尤其要注意加滤波电容,如VTT等。这不仅对稳定性有影响,对EMI也有很大的影响。

PCB电路板的EMI设计规范步骤

时钟线的处理

1)建议先走时钟线。

2)频率大于等于66M的时钟线,每条过孔数不要超过2个,平均不得超过1.5个。

3)频率小于66M的时钟线,每条过孔数不要超过3个,平均不得超过2.5个

4)长度超过12inch的时钟线,如果频率大于20M,过孔数不得超过2个。

5)如果时钟线有过孔,在过孔的相邻位置,在第二层(地层)和第三层(电源层)之间加一个旁路电容、如图2.5-1所示,以确保时钟线换层后, 参考层(相邻层)的高频电流的回路连续。旁路电容所在的电源层必须是过孔穿过的电源层,并尽可能地靠近过孔,旁路电容与过孔的间距最大不超过 300MIL。

6)所有时钟线原则上不可以穿岛。下面列举了穿岛的四种情形。

跨岛出现在电源岛与电源岛之间。此时时钟线在第四层的背面走线,第三层(电源层)有两个电源岛,且第四层的走线必须跨过这两个岛。

跨岛出现在电源岛与地岛之间。此时时钟线在第四层的背面走线,第三层(电源层)的一个电源岛中间有一块地岛,且第四层的走线必须跨过这两个岛。

跨岛出现在地岛与地层之间。此时时钟线在第一层走线,第二层(地层)的中间有一块地岛,且第一层的走线必须跨过地岛,相当于地线被中断。

时钟线下面没有铺铜。若条件限制实在做不到不穿岛,保证频率大于等于66M的时钟线不穿岛,频率小于66M的时钟线若穿岛,必须加一个去耦电容形成镜像通路。以图6.1为例,在两个电源岛之间并靠近跨岛的时钟线,放置一个0.1UF的电容。

当面临两个过孔和一次穿岛的取舍时,选一次穿岛。

时钟线要远离I/O一侧板边500MIL以上,并且不要和I/O线并行走,若实在做不到,时钟线与I/O口线间距要大于50MIL。

时钟线走在第四层时,时钟线的参考层(电源平面)应尽量为时钟供电的那个电源面上,以其他电源面为参考的时钟越少越好,另外,频率大于等于66M的时钟线参考电源面必须为3.3V电源平面。

时钟线打线时线间距要大于25MIL。

时钟线打线时进去的线和出去的线应该尽量远。尽量避免类似图A和图C所示的打线方式,若时钟线需换层,避免采用图E的打线方式,采用图F的打线方式。

Loading...

Loading...

关键词:PCB